هدایت زیرآستانه

هدایت زیرآستانه یا نشت زیرآستانه یا جریان درین زیرآستانه جریانی بین سورس و درین یک ماسفت است هنگامی که ترانزیستور در ناحیه زیرآستانه یا ناحیه وارونگی ضعف قرار دارد، یعنی برای ولتاژهای گیت به سورس زیر ولتاژ آستانه. اصطلاحات درجات مختلف وارونگی در تیسیویدیس شرح داده شده‌است.[1]

در مدارهای دیجیتالی، هدایت زیرآستانه به‌طور کلی به عنوان نشتی مزاحم در وضعیتی که از نظر ایده‌آل هیچ جریان نخواهد داشت. از طرف دیگر، در مدارهای آنالوگ ریزتوان، وارونگی ضعیف یک ناحیه عملیاتی کارآمد است و زیرآستانه یک حالت ترانزیستور مفید است که در محدوده آن عملکردهای مداری طراحی شده‌است.[2]

در گذشته، هدایت زیرآستانه ترانزیستورها معمولاً در حالت خاموش بسیار کوچک بوده‌است، زیرا ولتاژ گیت می‌تواند به‌طور قابل توجهی زیرآستانه باشد. اما از آنجا که ولتاژها با اندازه ترانزیستور کاهش می‌یابد، هدایت زیرآستانه به یک عامل بزرگتر تبدیل شده‌است. در واقع، نشتی از همه منابع افزایش یافته‌است: برای تولید فناوری با ولتاژ آستانه ۰٫۲ ولت، نشتی می‌تواند از ۵۰٪ کل مصرف توان فراتر رود.[3]

دلیل اهمیت روزافزون هدایت زیرآستانه این است که ولتاژ منبع تغذیه بطور مداوم کاهش یافته‌است، هم برای کاهش توان مصرفی پویای مدارهای مجتمع (توانی که هنگام کلیدزنی ترانزیستور از حالت روشن به حالت خاموش مصرف شده، که به مربع ولتاژ منبع تغذیه وابسته است) و برای حفظ قابلیت اطمینان قطعه، میدان‌های برقی را در دستگاه‌های کوچک کم نگه دارید. مقدار هدایت زیر سطح آستانه توسط ولتاژ آستانه تعیین می‌شود، که بین زمین و ولتاژ منبع تغذیه قرار دارد، و بنابراین باید تنها با ولتاژ منبع کاهش یابد. این بدان معناست که کاهش کمتر ولتاژ تاب خوردن (سوینگ) گیت زیرآستانه به نوبه خود قطعه را خاموش، و به عنوان هدایت زیرآستانه تغیراتی نمایی با ولتاژ گیت دارد (نگاه کنید به ماسفت:حالت قطع)، با کوچکتر شدن اندازه ماسفت، بیشتر و بیشتر می‌شود.[3][3]

هدایت زیرآستانه تنها یکی از مولفه‌های نشتی است: سایر مولفه‌های نشتی که بسته به نوع طراحی قطعه می‌توانند تقریباً هم اندازه آن باشند عبارتند از: نشتی اکسید گیت و نشتی پیوند.[4] شناخت منابع نشتی و راه حل‌های لازم برای مقابله با تأثیر نشتی، برای اکثر طراحان مدار و سیستم مورد نیاز خواهد بود.[5]

جستارهای وابسته

منابع

  1. Tsividis, Yannis (1999). -9780073032313/page/99 Operation and Modeling of the MOS Transistor Check |url= value (help) (2 ed.). New York: McGraw-Hill. p. -9780073032313/page/99 99. ISBN 0-07-065523-5.
  2. Vittoz, Eric A. (1996). "The Fundamentals of Analog Micropower Design". In Toumazou, Chris; Battersby, Nicholas C.; Porta, Sonia. Circuits and systems tutorials. John Wiley and Sons. pp. 365–372. ISBN 978-0-7803-1170-1.
  3. Roy, Kaushik; Yeo, Kiat Seng (2004). Low Voltage, Low Power VLSI Subsystems. McGraw-Hill Professional. Fig. 2.1, p. 44. ISBN 0-07-143786-X.
  4. Soudris, Dimitrios; Piguet, Christian; Goutis, Costas, eds. (2002). Designing CMOS Circuits for Low Power. Springer. ISBN 1-4020-7234-1.
  5. l-Hashimi, Bashir M. A, ed. (2006). System on a Chip: Next Generation Electronics. Institution of Engineering and Technology. p. 429. ISBN 0-86341-552-0.

برای مطالعهٔ بیشتر

  • Gaudet, Vincent C. (2014-04-01) [2013-09-25]. "Chapter 4.1. Low-Power Design Techniques for State-of-the-Art CMOS Technologies". In Steinbach, Bernd. Recent Progress in the Boolean Domain (1 ed.). Newcastle upon Tyne, UK: Cambridge Scholars Publishing. pp. 187–212. ISBN 978-1-4438-5638-6. Retrieved 2019-08-04. (455 pages)
This article is issued from Wikipedia. The text is licensed under Creative Commons - Attribution - Sharealike. Additional terms may apply for the media files.